ИИ‑агент создал полный RISC‑V процессор за 12 часов, используя лишь 219‑словный запрос
Краткое содержание новости
* Стартап Verkor.io использовал собственную ИИ‑систему *Design Conductor*, чтобы в 12 часах сгенерировать полностью рабочее ядро процессора на базе RISC‑V.
* Полученный чип, названный VerCore, представляет собой пятиступенчатое конвейерное ядро без кэша и параллельного выполнения. При частоте 1,48 ГГц в техпроцессе ASAP7 он набрал 3261 балл в тесте CoreMark – почти столько же, сколько мобильный Intel Celeron SU2300 2011 года.
* В статье подробно описывается архитектура конвейера (выборка → декодирование → выполнение → доступ к памяти → запись), а также оптимизации, включая быстрый умножитель Бута‑Уоллеса и схему с однотактным штрафом за ветвление.
* Ядро не было изготовлено на реальном чипе; его работоспособность проверялась симулятором Spike. VerCore способен запускать uCLinux в этой среде.
* Авторы отмечают, что традиционная разработка высокопроизводительных чипов стоит более 400 млн долларов и занимает от 18 до 36 месяцев с участием сотен инженеров. В то же время их автономный процесс от спецификации до GDSII завершился за 12 часов.
* Ограничения базовых языковых моделей выявлены в работе: иногда модель «недооценивает сложность» и пытается внести чрезмерные изменения, а при рассуждении о Verilog ошибочно трактует его как последовательный язык. Это усложняет отладку сроков проекта.
* Для перехода к серийному производству потребуется 5–10 человек, а рост сложности проектов приводит к нелинейному увеличению вычислительных требований, что затрудняет коммерческое масштабирование.
* Verkor планирует опубликовать исходный код и скрипты сборки до конца апреля и продемонстрировать реализацию на FPGA на конференции DAC.
Таким образом, стартап показал, как автономный ИИ‑агент может значительно ускорить проектирование процессора, но при этом остаются вопросы масштабируемости и надёжности в реальном производстве.
Комментарии (0)
Оставьте отзыв — пожалуйста, будьте вежливы и по теме.
Войти, чтобы комментировать